トップページ
時代に即した SystemVerilog IDE 日本国内でもSystemVerilog が広く普及する時代になり、新しい言語の特性に即した開発環境が必要になっています。アートグラフィックスのSystemVerilog IDEは現代的なGUIを採用した開発環境です。ランダムスティミュラス生成、ファンクショナルカバレッジ、アサーション、UVM等の機能を備えているので、新時代の言語機能を縦横無尽に駆使できます。 WindowsとJavaがインストールされていれば、GUIの醍醐味を味わえますので、是非、SystemVerilog IDEを体験してみて下さい。 |
SystemVerilog ライブラリー (SVL、SCL) 検証作業では、プリント機能やトランザクション生成機能を始めとしてドライバー、ジェネレータ、モニター、コレクター等の検証コンポーネント開発において定型的な作業が必ず発生します。 SystemVerilogライブラリーを使用する事により定型的な開発作業から解放されます。特に、プリント処理機能は強力なので汎用的なレポート機能を簡単に開発できます。例えば、ビット長、表現形式(2進、16進、区切り記号挿入等)、ヘッダ名等を変更してもプリントカラム位置は自動的に調整します。 |
新着ニュース
- 2024年08月17日
- DVCon Japan 2024でSystemVerilogのチュートリアルをします。
- 2024年04月15日
- SystemVerilog IDE は IEEE Std 1800-2023をサポートしています。
- 2024年03月18日
- IEEE Std 1800-2023 が公開されました。
- 2024年02月25日
- 技術資料「SystemVerilogシミュレーションの論理」を改訂しました。
- 2024年02月07日
- SCL の TLM ポート機能を拡張しました。